Перейти к содержанию

Epm9320 - Сигналы Din


ВВЛ

Рекомендуемые сообщения

Всем привет!

Хочу-у применить указанную в теме плисину, но в даташите не понял про сигналы DIN. Разъясните, плиз, - зачем они и что делают, или ткните носом где написано.

Извините, если вопрос дурацкий )).

Ссылка на комментарий
Поделиться на другие сайты

Реклама: ООО ТД Промэлектроника, ИНН: 6659197470, Тел: 8 (800) 1000-321

Это Dedicated Input. Их предназначение описано в даташите, например на стр. 7.

DIN1 и DIN2 - это клоковые входы.

DIN3 - глобальный ресет

DIN4 - GOE, какой-нибудь global output enable.

Ссылка на комментарий
Поделиться на другие сайты

20% скидка на весь каталог электронных компонентов в ТМ Электроникс!

Акция "Лето ближе - цены ниже", успей сделать выгодные покупки!

Плюс весь апрель действует скидка 10% по промокоду APREL24 + 15% кэшбэк и бесплатная доставка!

Перейти на страницу акции

Реклама: ООО ТМ ЭЛЕКТРОНИКС, ИНН: 7806548420, info@tmelectronics.ru, +7(812)4094849

как раз смотрю эту страницу -

1. почему клоков два, в схеме макроячейки используется только один (стр 8)

2. если я правильно понял - ресет - сбрасывает триггера во всех МЯ

3. Непонятны активные уровни этих сигналов

Ссылка на комментарий
Поделиться на другие сайты

Выбираем схему BMS для корректной работы литий-железофосфатных (LiFePO4) аккумуляторов

 Обязательным условием долгой и стабильной работы Li-FePO4-аккумуляторов, в том числе и производства EVE Energy, является применение специализированных BMS-микросхем. Литий-железофосфатные АКБ отличаются такими характеристиками, как высокая многократность циклов заряда-разряда, безопасность, возможность быстрой зарядки, устойчивость к буферному режиму работы и приемлемая стоимость. Но для этих АКБ, также как и для других, очень важен контроль процесса заряда и разряда, а специализированных микросхем для этого вида аккумуляторов не так много. Инженеры КОМПЭЛ подготовили список имеющихся микросхем и возможных решений от разных производителей. Подробнее>>

Реклама: АО КОМПЭЛ, ИНН: 7713005406, ОГРН: 1027700032161

1. Чтобы можно было подать два разных клока.

В схеме ячейки на стр. 8 используются оба клока. Выбирается один из них в блоке Clock enable/select.

2. Нет, только в тех, куда напишешь сброс по внешнему ресету.

3. В табличке 16, смотри VIH и VIL.

Ссылка на комментарий
Поделиться на другие сайты

Работай в нормальном Quartus последней версии.

Ну для выбора или отключения клока есть специальные конструкции, либо компилятор сам может понять - всё от твоего кода зависит.

Сброс по внешнему ресету так же как и по внутреннему, как опишешь - так и будет :)

P.S. Рекомендую Verilog, он проще, нагляднее, удобнее.

Изменено пользователем Vascom
Ссылка на комментарий
Поделиться на другие сайты

Тогда читай как это делается в схемах.

Описать всё на verilog проще и быстрее, чем копаться со схемами. Особенно если проект переваливает хотя бы за десяток логических элементов и регистров.

Ссылка на комментарий
Поделиться на другие сайты

Присоединяйтесь к обсуждению

Вы можете написать сейчас и зарегистрироваться позже. Если у вас есть аккаунт, авторизуйтесь, чтобы опубликовать от имени своего аккаунта.
Примечание: Ваш пост будет проверен модератором, прежде чем станет видимым.

Гость
Unfortunately, your content contains terms that we do not allow. Please edit your content to remove the highlighted words below.
Ответить в этой теме...

×   Вставлено с форматированием.   Восстановить форматирование

  Разрешено использовать не более 75 эмодзи.

×   Ваша ссылка была автоматически встроена.   Отображать как обычную ссылку

×   Ваш предыдущий контент был восстановлен.   Очистить редактор

×   Вы не можете вставлять изображения напрямую. Загружайте или вставляйте изображения по ссылке.

Загрузка...
  • Последние посетители   0 пользователей онлайн

    • Ни одного зарегистрированного пользователя не просматривает данную страницу
×
×
  • Создать...