Перейти к содержанию

stm32f4 stm32f1 RCC настройка


Ivan Rusev

Рекомендуемые сообщения

Реклама: ООО ТД Промэлектроника, ИНН: 6659197470, Тел: 8 (800) 1000-321

20% скидка на весь каталог электронных компонентов в ТМ Электроникс!

Акция "Лето ближе - цены ниже", успей сделать выгодные покупки!

Плюс весь апрель действует скидка 10% по промокоду APREL24 + 15% кэшбэк и бесплатная доставка!

Перейти на страницу акции

Реклама: ООО ТМ ЭЛЕКТРОНИКС, ИНН: 7806548420, info@tmelectronics.ru, +7(812)4094849

Выбираем схему BMS для корректной работы литий-железофосфатных (LiFePO4) аккумуляторов

 Обязательным условием долгой и стабильной работы Li-FePO4-аккумуляторов, в том числе и производства EVE Energy, является применение специализированных BMS-микросхем. Литий-железофосфатные АКБ отличаются такими характеристиками, как высокая многократность циклов заряда-разряда, безопасность, возможность быстрой зарядки, устойчивость к буферному режиму работы и приемлемая стоимость. Но для этих АКБ, также как и для других, очень важен контроль процесса заряда и разряда, а специализированных микросхем для этого вида аккумуляторов не так много. Инженеры КОМПЭЛ подготовили список имеющихся микросхем и возможных решений от разных производителей. Подробнее>>

Реклама: АО КОМПЭЛ, ИНН: 7713005406, ОГРН: 1027700032161

void RCC_init(void)
{

    FLASH->ACR |= FLASH_ACR_PRFTEN ;
    //FLASH->ACR &=~ (FLASH_ACR_LATENCY_2WS) ;
    FLASH->ACR |= FLASH_ACR_LATENCY_2WS ;
    RCC->CR &=~ ((uint32_t)RCC_CR_HSION);
        RCC->CR |= ((uint32_t)RCC_CR_HSEON);                                                 // Enable HSE
    while (!(RCC->CR & RCC_CR_HSERDY));

    RCC->CR|=RCC_CR_CSSON;
    RCC->PLLCFGR &=~RCC_PLLCFGR_PLLSRC;
    RCC->PLLCFGR &=~RCC_PLLCFGR_PLLM;
    RCC->PLLCFGR &=~RCC_PLLCFGR_PLLN;
    RCC->PLLCFGR &=~RCC_PLLCFGR_PLLP;
    RCC->PLLCFGR &=~RCC_PLLCFGR_PLLQ;
    RCC->CFGR&=~ RCC_CFGR_SW ;
   // RCC->PLLCFGR|=;
    RCC->PLLCFGR |=RCC_PLLCFGR_PLLM_2;
    RCC->PLLCFGR |=RCC_PLLCFGR_PLLN_7;
   RCC->PLLCFGR |=RCC_PLLCFGR_PLLN_5;
    RCC->PLLCFGR |=RCC_PLLCFGR_PLLN_3;
    RCC->PLLCFGR &=~RCC_PLLCFGR_PLLP_1;
    RCC->PLLCFGR &=~RCC_PLLCFGR_PLLP_0;
    RCC->CFGR |= RCC_CFGR_HPRE_DIV1;//    настройка шины  AHB
    RCC->CFGR |= RCC_CFGR_PPRE1_DIV4;//    настройка шины  APB1

    RCC->CFGR |= RCC_CFGR_PPRE2_DIV2;//    настройка шины  APB2 RCC_PLLCFGR_PLLSRC_HSE

    RCC->PLLCFGR |=RCC_PLLCFGR_PLLSRC_HSE  ;
            RCC->CR |= RCC_CR_PLLON;                                                  // enable PLL
            while(!(RCC->CR & RCC_CR_PLLRDY)) ;                                  // wait till PLL is ready

          RCC->CFGR |= RCC_CFGR_SW_PLL;                                             // select source SYSCLK = PLL
            while(!(RCC->CFGR & RCC_CFGR_SWS));

c


}

Что здесь  сделано не так.И макрос _VAL2FLD?

Ссылка на комментарий
Поделиться на другие сайты

Т.е. ты предлагаешь за тебя разбираться в твоем коде, когда ты даже не удосужился его по человечески выложить его на форум? А еще для F1 и F4 разные настройки тактирования.

Ссылка на комментарий
Поделиться на другие сайты

Присоединяйтесь к обсуждению

Вы можете написать сейчас и зарегистрироваться позже. Если у вас есть аккаунт, авторизуйтесь, чтобы опубликовать от имени своего аккаунта.
Примечание: Ваш пост будет проверен модератором, прежде чем станет видимым.

Гость
Unfortunately, your content contains terms that we do not allow. Please edit your content to remove the highlighted words below.
Ответить в этой теме...

×   Вставлено с форматированием.   Восстановить форматирование

  Разрешено использовать не более 75 эмодзи.

×   Ваша ссылка была автоматически встроена.   Отображать как обычную ссылку

×   Ваш предыдущий контент был восстановлен.   Очистить редактор

×   Вы не можете вставлять изображения напрямую. Загружайте или вставляйте изображения по ссылке.

Загрузка...
  • Последние посетители   0 пользователей онлайн

    • Ни одного зарегистрированного пользователя не просматривает данную страницу
×
×
  • Создать...